## 2.1 Modellierung von Signalwerten

a)

$$0 >= W >= L >= Z$$

Nach der Aussagendiagram gilt:

$$0 \ge W \text{ und } W \ge H \to 0 \ge H \text{ (Transitivität)}$$
  
 $0 \ge H \text{ und } H \ge Z \to 0 \ge Z \text{ (Transitivität)}$ 

Damit gilt

Cond 
$$(0,X) \ge \sup(0,Z) \ge 0$$

b)

- 1. 'U' Zustand steht für 'uninitialized'. Kann durch einen Fehler in Design erzeugt werden, sodass der Entwickler den Fehler vor der Integration zu Kreis korrigieren kann. 'U' bezeichnet auch alle uninitialisierte gespeicherte Werte und Kreiseingabe bevor die Simuliation überprüft die Typ von notwendiger Eingabe.
- 2. "**Don't care -** Zustand ist ein Placeholder für solche Eingangskombinationen, bei denen Ausgangssignal nicht definiert ist oder wird keine Auswirkung auf gesamtes Ziel des Kreises haben.
- 3. ghdl/libraries/ieee/std\_logic\_1164.vhdl: "This package defines a standard for designers to use in describing the interconnection data types used in vhdl modeling."
- c) siehe signal\_levels im Ordner 1\_c.

2.2

a)







- b) Alle Implementierungen befinden sich im Ordner 2\_b.
- c) Delay erweiterte XOR Gatter befindet sich im Ordner 2\_c. Rolle von Delays: Signale der digitalen Schaltungen laufen mit einer Geschwindigkeit von ca 8cm/ns. FETs, die werden weit benutzt, brauchen bis zu paar hundert ps für Ein- Ausschaltung. Diese beide Trägheitsverzögerung (intertial delay) und Transportdelay müssen modelliert werden können.

Transportdelay hat nichts mit Wellbreite zu tun, modelliert nur eine Verzögerung zwischen Bausteine. Ganz im Gegenteil, Trägheitsverzögerung kann zu kurze Signale ablehnen.

- d) Alle Implementierungen befinden sich im Ordner 2\_d.
- e) Entity beschreibt alle I/O Kontakte von einem Modul. Analog zu 'public interface' aus OOP.

**Architecture** - eine Funktionseinheit von bestimmtem Entity, die ein Verhalten bereitstellt. Es kann mehrere Architectures geben, wie 'extends' in OOP.

**Component declaration** funktioniert als import aus OOP. Entity wird lokal instanziert, muss übereinstimmen mit referenziertem Entity, um den Component benutzen zu können.

**Port map** verbindet expressions benutzt in diesem Architecture mit denen, die in deklariertem Entity vorhanden sind. Beim process begin wird eine sequenzielle Teil von Architecture gelaufen mit leerem sensitivity list. Die Anweisungen werden nacheinander durchgeführt bis Ende des Prozesses.